Bus Pirate I/O Pin Descriptions/es

From DP

Revision as of 10:34, 31 July 2011 by Fcobcn (Talk | contribs)
Jump to: navigation , search

mode-guide

Esta tabla muestra las distintas configuraciones de pines en diversos modos. Los pines de E/S (I/O) intentan ser consistentes en todas las librerías, los mismos pines son usados en funciones similares. Los pines no utilizados se encuentran normalmente en estado seguro de alta impedancia.

Los modos no mostrados en el diagrama superior son similares a otras librerías: MIDI=UART; raw2wire=HD44780=PC keyboard=I2C; raw3wire=SPI. Todos los pines tienen salida a 3.3volts, pero toleran hasta 5volts (5.5volts máximo).

descripción de pines
Pin Descripción
Master-out slave-in (MOSI) Pin de datos principal, it's used for bi-directional data transfer in protocols like I2C and 1-Wire, and as data-out from the Bus Pirate in uni-directional protocols like SPI and asynchronous serial (UART). In bus sniffer modes each pin becomes an input for the same signal usually assigned to that pin.
Clock Always a clock-out signal from the Bus Pirate, except in the PC keyboard library where the keyboard provides a clock signal to the Bus Pirate.
Master-in slave-out (MISO) Utilizado con protocolos que tienen una entrada de datos dedicada, tales como SPI y UART.
Chip select (CS) An output used to activate the serial interface in SPI-like protocols. Use the auxiliary pin config menu (c) to get manual control of the CS pin through the auxiliary pin commands (a, A, @).
Auxiliary(AUX)Used as an output or input from the Bus Pirate terminal interface with the A, a, and @ commands. It's useful for protocols that require an additional signal, such as a reset.

In bus sniffer modes each pin becomes an input for the same signal usually assigned to that pin.

Pinout

Buspiratev3pins.pngBuspiratev2gopins.png

Pin name
Descripción (Bus Pirate es el maestro)
MOSI Salida de datos maestra, entrada esclava (SPI, JTAG), Datos seriales (1-Wire, I2C, KB), TX* (UART)
CLK Señal de reloj (I2C, SPI, JTAG, KB)
MISO Entrada de datos maestra, salida esclava (SPI, JTAG) RX (UART)
CS* Selector de chip (SPI), TMS (JTAG)
AUX E/S (I/O) auxiliar, sonda de medición de freacuencias, modulador de amplitud de pulsos
ADC Sonda de medición de voltajes (max 6volts)
Vpu Entrada de voltaje para las resistencias pull-up en placa (0-5volts).
+3.3v Fuente de alimentación de +3.3volt
+5.0v Fuente de alimentación de +5volt
GND Tierra, conectar a tierra en circuito en pruebas

Notes: * TX moved from CS to MOSI in firmware v0g.